Percobaan 2 kondisi 14
Buatlah rangkaian T-Flip Flop seperti pada gambar percobaan dengan ketentuan input B0= 0, B=0, B2= don't care
2. Rangkaian Simulasi[Kembali]
4. Prinsip Kerja Rangkaian[Kembali]
Pada rangkaian T flip flop yang diberikan, input B0 terhubung ke kaki Reset(R) dengan nilai 0, B1 terhubung ke kaki Set(S) dengan input 0 dan B2 terhubung ke Clock(CLK) dengan kondisi don't care. inputan kaki J dan K dari flip flop terhubung langsung ke Vcc yang artinya J=1 dan K=1. Pada dasarnya, T flip flop adalah bentuk dari JK flip flop yang beroperasi dalam Toggle ketika dua input J dan K bernilai 1 ,dimana output Q akan berubah setiap kali terjadi transisi clock. Namun pada rangkaian ini, baik Reset maupun set bernilai nol. Karena kedua input ini bersifat active low maka keduanya aktif secara bersamaan sehingga output dari Q=1 dan Q'=1.Rangakaian ini menjadi terlarang dikarnakan output Q dan Q' sama-sama berlogika 1 yang mana seharusnya nilai Q dan Q' berbeda dan juga apapun dari kondisi clock tidak akan mempengaruhi hasil dari output tersebut.
HTML download
File rangkaian download
Video download
Datasheet IC74LS112 download
Datasheet IC7474 download

Tidak ada komentar:
Posting Komentar