- Panel DL 2203C
- Panel DL 2203D
- Panel DL 2203S
- Jumper
Bahan (proteus)
a. IC 7411
b. Power DC
3. Rangkaian Simulasi[Kembali]
4. Prinsip Kerja Rangkaian[Kembali]
Pada rangkaian percobaan di atas, terdapat 4 buah J-K flip flop, 7 buah switch, 1 buah gerbang and, 5 buah gerbang not,1 buah IC 74LS47, dan 1 buah seven segment common anoda. B6' dihubungkan ke input S flip flop pertama, B5' dihubungkan ke input S flip flop kedua, B4' dihubungkan ke input S flip flop ketiga, B3' dihubungkan ke input S flip flop ke empat. B0 dihubungkan secara paralel ke input R pada semua flip flop. B2 dihubungkan ke gerbang AND, yang kemudian dihubungkan ke input CLK pada semua flip flop. Pada J-K flip flop pertama, saklar B6 dihubungkan ke input J. dan di-not kan ke input K. Untuk flip flop selanjutnya, input J berasal dari output Q pada flip flop sebelumnya, dan input K berasal dari output Q' sebelumnya. Output Q dihubungkan ke IC 74LS74 (output Q pada flip flop pertama ke input A, output Q pada flip flop kedua ke input B, begitupun seterusnya).
Input BI/BRO, RBI, dan LT dihubungkan ke VCC, sehingga akan berlogika 1. Masing masing output pada 74LS74 dihubungkan ke seven segment common anoda.
Supaya rangkaian di atas dapat digunakan sebagai rangkaian SISO, maka input S dan input R pada semua flip flop harus tidak aktif, maka diberikan logika 1 pada saklar, alasan diberikan logika 1 pada saklar karena input S dan R active low. Nilai penggeser bit dapat ditentukan dari saklar B6, jika B6 berlogika 1, maka output pada akhirnya akan menghasillkan 1 1 1 1 (pada LED akan menyala semua sedangkan pada seven segment akan menampilkan tidak adanya LED menyala), apabila B6 berlogika 0, maka output pada akhirnya akan menghasilkan nilai 0 0 0 0 (pada LED tidak ada yang menyala, dan pada seven segment akan menampilkan angka 0).
Saat clock dalam keadaan rise time, maka nilai akan bergeser dari flip flop pertama hingga flip flop terakhir. Untuk rise time clock pertama, flip flop pertama akan mengeluarkan nilai sesuai dengan nilai input J-K flip flop pertama. Rise time clock selanjutnya, nilai flip flop selanjutnya akan bergantung ke nilai flip flop sebelumnya. Untuk mendapatkan output secara keseluruhan maka dibutuhkan 4 kali rise time clock.
Seven segment common anoda, merupakan seven segment yang dihubungkan ke Vcc, supaya LED dapat aktif, maka dibutuhkan ground, sehingga saat output IC 7447 berlogika 0, maka LED akan menyala. Apabila output pada IC 7447 berlogika 1, maka LED pada seven segment tidak menyala.
Download simulasi rangkaian [disini]
Download Video Percobaan [disini]
Download Datasheet J-K flip flop[disini]
Download Datasheet 74LS47 [disini]
Download Datasheet Switch [disini]










Tidak ada komentar:
Posting Komentar